MCST-R

Versiunea actuală a paginii nu a fost încă revizuită de colaboratori experimentați și poate diferi semnificativ de versiunea revizuită pe 7 octombrie 2016; verificările necesită 3 modificări .

Familia MCST-R  este o dezvoltare rusă a microprocesoarelor universale. Microprocesoarele folosesc arhitectura SPARC ( Scalable Processor ARCitecture ) versiunea V8.

Informații de bază

Abrevierea provine dintr-o combinație a Parcului de tehnologii Moscow Center S și numele companiei Ross Technology , dezvoltă și procesoare cu arhitectură SPARC , în special, hyperSPARC (Colorado 4) Ross RT620D.

Procesoarele familiei

Caracteristicile tehnice ale procesoarelor produse de MCST CJSC [1]
Arhitectura SPARC R150 R500 R500S R1000 R2000
Anul emiterii 2001 2004 2007 2011 2018 (plan)
Tehnologia proceselor, nm 350 130 130 90 28
Arhitectură SPARC v8 SPARC v8 SPARC v8 SPARC v9, VIS1, VIS2 SPARC v9
Numărul de nuclee unu unu 2 patru opt
Frecvența ceasului, MHz 150 500 500 1000 2000
Performanță (32 de biți), Gflops 0,15 0,5 unu 16 64
Performanță (64 de biți), Gflops 0,15 0,5 unu opt 32
Consumul de energie, W 5 unu 5 cincisprezece N / A.
Comenzi pentru 1 măsură unu unu unu 2 N / A.
Cache de nivel 2, MB 0 * 0 ** 0,5 2 N / A.
Lățimea de bandă a magistralei de memorie, GB/s 0,4 0,8 2.6 6.4 N / A.
Suprafața cristalului, mm² 100 25 81 128 N / A.
Număr de tranzistori, milioane 2.8 5 51 180 N / A.
Numărul de straturi metalice patru opt opt zece N / A.
Tip de coajă BGA 480 BGA 376 HFCBGA 900 HFCBGA 1156 N / A.
Numărul maxim de nuclee într-un sistem de memorie partajată unu patru 2 16 N / A.
canale de schimb interprocesor ccLVDS - - - 3 N / A.
Lățimea de bandă a canalului ccLVDS, GB/s - - - patru N / A.
Lățimea de bandă a canalului ioLVDS, GB/s - - 1.3 2 N / A.
Integrarea mașinii prin canale RDMA - - pana la 4 pana la 4 N / A.
podul de sud - - incorporat KPI N / A.

* este posibil să conectați o memorie cache externă de până la 1 MB
** este posibil să conectați o memorie cache externă de până la 4 MB

MCST-R100

Microprocesorul MCST R-100  este o dezvoltare a companiei ruse MCST din seria de procesoare MCST-R bazată pe arhitectura SPARC , dezvoltată inițial în 1985 de Sun Microsystems . Complet software compatibil cu arhitectura SPARC v8.

Este un sistem cu un singur nucleu pe un cip cu cache de prim nivel încorporată. Pentru a comunica procesoarele între ele, cu module de memorie și dispozitive I/O, arhitectura SPARC prevede magistrala MBus ,  o magistrală de mare viteză care asigură coerența cache-ului procesorului în structurile multiprocesor. Microcircuitul a fost dezvoltat conform standardelor tehnologice de 0,5 microni folosind biblioteci de elemente standard.

Microprocesorul R-100 este proiectat pentru a crea calculatoare pentru soluții staționare și încorporate și poate fi, de asemenea, plasat în module de microprocesor mezanin . Folosit în principal din ordinele Ministerului Apărării al Federației Ruse. Primul lot pilot de microprocesoare MCST-R100 a fost fabricat în Franța la fabrica ATMEL ES2 folosind tehnologia de 0,5 microni și testat în stațiile de lucru SPARCstation 10 și SPARCstation 20 în 2000. Procesorul rula aplicații care rulau sistemul de operare Solaris . Cu toate acestea, clientul a decis să nu-l lanseze într-o serie, ci să-l reproiecteze la tehnologia de 0,35 microni, timp în care a fost dezvoltat MCST-R150 . Un lot experimental de MCST-R100 a trecut de acceptarea de stat în 2001. Cu toate acestea, producția de microprocesoare MCST-R100 nu a fost realizată. [2]

Note

  1. Vladimir Ivanov . Prima recenzie din lume a procesorului rusesc cu 4 nuclee Elbrus-4C , ZOOM.CNews (05/07/2014). Arhivat din original pe 14 mai 2014. Preluat la 13 mai 2014.
  2. Microprocesoare universale domestice din seria MCST-R :: Calculatoare și tehnologia informației :: NTB Electronics - jurnal științific și tehnic . Preluat la 21 iunie 2009. Arhivat din original la 7 decembrie 2010.

Surse