Xeon Phi
Versiunea actuală a paginii nu a fost încă examinată de colaboratori experimentați și poate diferi semnificativ de
versiunea revizuită la 2 ianuarie 2020; verificările necesită
9 modificări .
Xeon Phi este o familie de procesoare x86 de la corporația nord-americană Intel cu un număr mare de nuclee de procesor . Aceste procesoare sunt proiectate pentru utilizare în supercalculatoare , servere și stații de lucru de înaltă performanță [2] . Arhitectura procesorului permite utilizarea limbajelor de programare standard și a tehnologiilor OpenMP . [3] [4]
Dezvoltat inițial pe baza acceleratoarelor video Intel experimentale pentru calcul ( GPGPU ) (proiectele Larrabee 2006 și Intel MIC 2010) [5] . Spre deosebire de alte GPGPU (în special Nvidia Tesla ), procesoarele Xeon Phi folosesc un nucleu compatibil x86 care nu necesită rescrierea programelor în limbaje speciale ( CUDA , OpenCL ) [5] .
Introdus inițial în 2012 ca plăci de expansiune PCIe ( Knights Corner , 22 nm).
Produsele din a doua generație de Knights Landing ( 14 nm ) au fost anunțate în 2013 [6] și au apărut în 2016 și sunt un procesor pentru instalare într-un socket de server LGA3647 (sunt unitatea centrală de procesare).
În iunie 2013 , supercomputerul Tianhe-2 de la NSCC-GZ (China) a devenit cel mai rapid din lume . A folosit coprocesoare Intel Xeon Phi și procesoare Xeon ( Ivy Bridge -EP) pentru a atinge 33,86 petaflopi. [opt]
Produsele Xeon Phi vizează o piață care folosește și coprocesoare Nvidia Tesla și AMD Radeon Instinct .
Istorie
Fundal
Microarhitectura Larrabee (dezvoltată din 2006 [9] ) a introdus utilizarea ALU -urilor vectoriale foarte largi ( SIMD -uri de 512 biți ) în microprocesoarele x86 . De asemenea, a folosit o magistrală inel pentru a asigura coerența cache -ului și pentru a comunica cu controlerul de memorie . Fiecare nucleu Larrabee poate rula 4 fire. Larrabee avea și unele unități specifice acceleratoarelor video (GPU), în special, o unitate de textură. [10] Planurile de a produce un GPU pentru piața PC-urilor, pe baza cercetărilor din proiectul Larrabee, au fost abandonate în mai 2010. [11]
Într-un alt proiect de cercetare Intel, arhitectura x86 a fost implementată pe un procesor multi-core - Single-chip Cloud Computer (prototipurile au fost prezentate în 2009 [12] ), conceput pentru cloud computing. Un cip avea 48 de nuclee independente cu control individual de frecvență și tensiune. Pentru conectarea nucleelor, a fost folosită o rețea cu structură celulară ( mesh ). Proiectul nu a suportat coerența cache. [13]
Teraflops Research Chip ( prototipul introdus în 2007 [14] ) este un microprocesor experimental cu 80 de nuclee. Fiecare nucleu conținea 2 ALU pentru prelucrarea datelor reale . Dimensiunea instrucțiunii de mașină este de 96 de biți ( VLIW ). Proiectul a reușit să atingă 1,01 teraFLOPS la 3,16 GHz și folosind 62 de wați de electricitate. [15] [16]
Knights Ferry
Prima generație de procesoare bazate pe arhitectura Intel MIC, cu numele de cod Knights Ferry . [17]
Prototipul Intel MIC este placa de expansiune Knights Ferry bazată pe procesorul Aubrey Isle . Anunțat 31 mai 2010. Se afirmă că produsul este o continuare a lucrărilor la proiectele Larrabee , Computer Cloud cu un singur cip și alte proiecte de cercetare. [optsprezece]
Placa PCIe are 32 de nuclee, în ordine, cu frecvențe de până la 1,2 GHz, rulând 4 fire pe fiecare nucleu. Cardul are 2 GB de memorie GDDR5 , [19] . Microprocesorul are 8 MB cache L2 coerent (256 KB per nucleu; L1 - 32 KB per nucleu). [20] Consumul maxim de energie este de aproximativ 300 W, [19] utilizează tehnologia de proces de 45 nm. [21] Cipul Aubrey Isle folosește o magistrală inel lată de 1024 de biți (512 biți în fiecare direcție) între procesoare și memoria principală. [22] O placă are o performanță de peste 750 GigaFLOPS [21] (prototipul funcționează doar cu float de 32 de biți [23] , fiecare nucleu efectuează până la 16 operații pe ceas [20] ).
Prototipurile au fost folosite la CERN , Institutul Coreean de Știință și Informații Tehnologice (KISTI) și Centrul de Supercomputing Leibniz . IBM , SGI , HP , Dell au fost numiți printre producătorii de hardware pentru prototipuri . [24]
Colțul Cavalerilor
A doua generație de procesoare bazate pe arhitectura Intel MIC, cu numele de cod Knights Corner . [17]
Linia de produse Knights Corner este de așteptat să fie realizată folosind tehnologia de proces de 22 nm, folosind tranzistori cu trei porți (Intel Tri-gate). Este de așteptat ca cipul să conțină mai mult de 50 de nuclee și că pe baza acestuia vor fi create produse disponibile comercial. [18] [21]
În iunie 2011, SGI a anunțat un parteneriat cu Intel pentru a utiliza produse de arhitectură MIC în soluțiile sale de calcul de înaltă performanță (HPC). [25] În septembrie 2011, Texas Advanced Computing Center (TACC) a anunțat utilizarea cardurilor Knights Corner în supercomputerul proiectat „Stampede” cu o performanță planificată de 8 petaFLOPS. [26] Conform Stampede: A Comprehensive Petascale Computing Environment, cipurile MIC de a doua generație (Knights Landing) vor fi adăugate mai târziu la supercomputer și vor crește performanța de vârf la 15 petaFLOPS. [27]
Pe 15 noiembrie 2011, Intel a prezentat mostre de inginerie timpurie ale procesorului Knights Corner. [28] [29]
Pe 5 iunie 2012, Intel a lansat codul sursă și documentația software MPSS ( Linux , GCC , GDB ) la Knights Corner. [treizeci]
În iunie 2012, Cray a anunțat că va folosi „Knight's Corner” de 22 nm (marca „Xeon Phi”) ca coprocesoare în sistemele „Cascade” de înaltă performanță. [31] [32]
La conferința ISC din iunie 2012, microprocesorul Knight Corner a fost redenumit Xeon Phi [33] [34] .
Knights Landing
A treia generație de procesoare bazate pe arhitectura Intel MIC, cu numele de cod Knights Landing [17] [27] .
Aceste procesoare sunt fabricate folosind procesul Intel de 14 nm folosind tehnologia tri-gate 3-D de a doua generație . Produsele din această generație pot fi folosite atât ca coprocesor bazat pe plăci de expansiune PCIe, cât și ca unitate centrală de procesare (CPU), care sunt instalate direct în soclul plăcii de bază. Sub forma unui procesor central, ele combină toată funcționalitatea unui procesor principal clasic și, în același timp, funcționalitatea coprocesoarelor specializate. Acest lucru elimină complexitatea programării transferului de date PCIe, precum și creșterea semnificativă a densității de calcul și a performanței pe watt în această clasă de procesoare. În toate tipurile de procesoare din această generație, lățimea de bandă a memoriei va fi mărită semnificativ prin introducerea unei memorie integrate complexe pe mai multe niveluri. Acest lucru va elimina „blocurile” generației anterioare, va crește performanța pentru calculul de înaltă performanță și va permite utilizarea deplină a puterii de calcul disponibile [35] .
În 2013, au fost prezentate câteva detalii despre un sistem Knights Landing cu 72 de nuclee cu nuclee bazate pe o microarhitectură Atom modificată cu adăugarea AVX -512 [36] .
În noiembrie 2015, Intel a demonstrat un wafer de siliciu și primele mostre de cipuri Knights Landing. De asemenea, au devenit cunoscute principalele detalii despre arhitectura și caracteristicile cipurilor, în special că Knights Landing a implementat prima generație de interfață de rețea de înaltă performanță Intel Omni-Path [37] [38] [39] .
Dealul Cavalerilor
A patra generație de procesoare bazate pe arhitectura Intel MIC, cu numele de cod Knights Hill [17] .
Se va baza pe o tehnologie de proces de 10 nm și va folosi a doua generație a Omni-Path IPC [37] .
Moara Cavalerilor
Knights Mill, următoarea generație de Xeon Phi, este optimizată pentru a accelera sarcinile de învățare profundă [40] , lansată inițial în decembrie 2017. [41] Aproape identic ca specificații cu Knights Landing, include optimizări pentru a utiliza mai bine instrucțiunile AVX-512 și oferă 4 fire de execuție per nucleu.
Xeon Phi
Pe 18 iunie 2012, Intel a anunțat că va folosi marca „Xeon Phi” pentru întreaga sa linie de produse bazată pe Intel MIC. [42] [43] [44] [45] [46]
În septembrie 2012, supercomputerul Stampede a fost anunțat folosind peste 6400 de procesoare Xeon Phi la Texas Advanced Computing Center . [47] Stampede este planificat să aibă o performanță de aproximativ 10 petaflopi . [47] [48]
În noiembrie 2012, Intel a anunțat două familii de coprocesoare Xeon Phi: Xeon Phi 3100 și Xeon Phi 5110P. [49] [50] [51] Procesoarele Xeon Phi 3100 au peste 1 teraflops de performanță (dublu), 240 GB/s lățime de bandă de memorie și mai puțin de 300 de wați de disipare a căldurii. [49] [50] [51] Familia Xeon Phi 5110P va fi capabilă să ruleze până la 1,01 teraflopi (dublă precizie), rulând la 320 GB/s memorie și furnizând nu mai mult de 225 wați. [49] [50] [51] Xeon Phi va fi fabricat folosind tehnologia de 22 nm. [49] [50] [51] Xeon Phi 3100 va avea un preț sub 2.000 USD, iar Xeon Phi 5110P va avea un preț de 2.649 USD. [49] [50] [51] [52]
Caracteristici
Arhitectura Intel MIC se bazează pe arhitectura clasică x86, [21] acceleratorul rulează Linux [53] . Pentru programarea MIC se presupune că se utilizează OpenMP , OpenCL , [54] Intel Cilk Plus , compilatoare specializate Intel Fortran, Intel C++. De asemenea, sunt oferite biblioteci de matematică. [55]
Larrabee moștenește setul de instrucțiuni x86, ALU-uri vectoriale pe 512 biți (până la 16 operațiuni float sau până la 8 operații duble per instrucțiune), un cache L2 coerent de 512 KB per nucleu [56] și o magistrală inel ultra-largă pentru conectare nuclee și un controler de memorie.
Descrierea setului de instrucțiuni Intel MIC este publicată pe site-ul oficial [57] .
Vânzările au început în ianuarie 2013. [58]
Vezi și
Note
- ↑ Ian Cutress și Anton Shilov. Capitolul Larrabee se închide: Procesoarele Intel Xeon Phi finale sunt acum în EOL (7 mai 2019). Preluat la 12 martie 2020. Arhivat din original la 26 octombrie 2021. (nedefinit)
- ↑ Coprocesoarele Intel Xeon Phi au anunțat Arhivat 19 octombrie 2017. .
- ↑ robert-reed. Cele mai cunoscute metode pentru utilizarea OpenMP pe arhitectura Intel Many Integrated Core (Intel MIC) . software.intel.com (4 februarie 2013). Preluat la 5 mai 2020. Arhivat din original la 24 iunie 2018. (nedefinit)
- ↑ Jeffers, James; Reinders, James. Programare de înaltă performanță cu coprocesor Intel Xeon Phi . — Morgan Kaufmann , 2013. — ISBN 978-0124104143 .
- ↑ 1 2 Mittal, Sparsh; Anand, Osho; Kumarr, Visnu P A Sondaj privind evaluarea și optimizarea performanței Intel Xeon Phi (mai 2019). Preluat la 7 octombrie 2019. Arhivat din original la 16 martie 2022. (nedefinit)
- ↑ Sodani, Avinash et al. Knights Landing : Produs Intel Xeon Phi de a doua generație // IEEE Micro : jurnal. - 2016. - Vol. 36 , nr. 2 . - P. 34-46 . - doi : 10.1109/MM.2016.25 .
- ↑ Intel alimentează cel mai rapid supercomputer din lume, dezvăluie tehnologii de calcul noi și viitoare de înaltă performanță . Consultat la 21 iunie 2013. Arhivat din original pe 22 iunie 2013. (nedefinit)
- ↑ Charlie Demerjian (3 iulie 2006), Nou de la Intel: Sunt mini-core! , The Inquirer , < http://www.theinquirer.net/inquirer/news/1029138/new-from-intel-its-mini-cores > Arhivat 27 aprilie 2012 la Wayback Machine
- ↑ Surse:
- ↑ Ryan Smith (25 mai 2010), Intel Kills Larrabee GPU, Will Not Bring a Discrete Graphics Product to Market\ , AnandTech , < http://www.anandtech.com/show/3738/intel-kills-larrabee-gpu- va-nu-aduce-un-produs-grafic-discret-pe-piață > Arhivat 20 iunie 2012 la Wayback Machine
- ↑ Tony Bradley (3 decembrie 2009), Intel 48-Core „Single-Chip Cloud Computer” Improves Power Efficiency http://www.pcworld.com/businesscenter/article/183653/intel_48core_singlechip_improvs_cloud_computer7<,PCWorld, Wayback Machine
- ↑ Intel Research: Single-Chip Cloud Computer , Intel , < http://techresearch.intel.com/ProjectDetails.aspx?Id=1 > Arhivat 20 aprilie 2012 la Wayback Machine
- ↑ Ben Ames (11 februarie 2007), Intel Tests Chip Design With 80-Core Processor , IDG News , < http://www.pcworld.com/article/128924/intel_tests_chip_design_with_80core_processor.html > Arhivat la 17 ianuarie 2012 la Wayback Machine
- ↑ Intel's Teraflops Research Chip , Intel , < http://download.intel.com/pressroom/kits/Teraflops/Teraflops_Research_Chip_Overview.pdf > Arhivat la 9 octombrie 2012 la Wayback Machine
- ↑ Anton Shilov (12 februarie 2007), Intel Details 80-Core Teraflops Research Chip , Xbit laboratories , < http://www.xbitlabs.com/news/cpu/display/20070212224710.html > . Preluat la 22 iunie 2012. Arhivat la 5 februarie 2015 la Wayback Machine
- ↑ 1 2 3 4 Charlie Demerjian. Ce urmează după Knight Landing? De la Larrabee la Sky Lake, așa cum am spus . SemiAccurate (12 iunie 2012). Arhivat din original pe 27 iunie 2013. (nedefinit)
- ↑ 1 2 Surse:
- ↑ 1 2 Mike Giles (24 iunie 2010), Runners and riders in GPU steeplechase , p. 8–10 , < http://people.maths.ox.ac.uk/gilesm/talks/nag_tpc10.pdf > Arhivat 29 martie 2012 la Wayback Machine
- ↑ 1 2 Fast Sort pe procesoare, GPU și arhitecturi Intel MIC , Intel , < http://techresearch.intel.com/spaw2/uploads/files/FASTsort_CPUsGPUs_IntelMICarchitectures.pdf > Arhivat 27 martie 2012 la Wayback Machine
- ↑ 1 2 3 4 Gareth Halfacree (20 iunie 2011), Intel face eforturi pentru spațiul HPC cu Knights Corner , Net Communities Limited, Marea Britanie , < http://www.thinq.co.uk/2011/6/20/intel-pushes -hpc-space-knights-corner/ > Arhivat 5 octombrie 2011 la Wayback Machine
- ↑ Intel Many Integrated Core Arhcitecture , Intel, decembrie 2010 , < http://www.many-core.group.cam.ac.uk/ukgpucc2/talks/Elgar.pdf > . Preluat la 22 iunie 2012. Arhivat 2 aprilie 2012 la Wayback Machine
- ↑ Rick Merritt (20 iunie 2011), OEM-urile arată sisteme cu cipuri Intel MIC , EE Times , < http://www.eetimes.com/electronics-news/4217092/OEMs-show-systems-with-Intel-MIC-chips > Arhivat pe 5 octombrie 2012 la Wayback Machine
- ↑ Tom R. Halfhill (18 iulie 2011), Intel Shows MIC Progress , The Linley Group , < http://www.linleygroup.com/newsletters/newsletter_detail.php?num=4729 > Arhivat la 2 aprilie 2012 la Wayback Machine
- ↑ Andrea Petrou (20 iunie 2011), SGI vrea Intel pentru super supercomputer , < http://news.techeye.net/hardware/sgi-wants-intel-for-super-supercomputer > . Preluat la 22 iunie 2012. Arhivat 16 septembrie 2011 la Wayback Machine
- ↑ „Stampede's” Comprehensive Capabilities to Boster US Open Science Computational Resources , Texas Advanced Computing Center , 22 septembrie 2011 , < http://www.tacc.utexas.edu/news/press-releases/2011/stampede > Arhivat din 5 august 2012 la Wayback Machine
- ↑ 1 2 Stampede: A Comprehensive Petascale Computing Environment . Subiect special IEEE Cluster 2011 . Consultat la 16 noiembrie 2011. Arhivat din original la 26 septembrie 2012. (nedefinit)
- ↑ Marcus Yam (16 2011), Intel's Knights Corner: 50+ Core 22nm Co-processor , Tom's Hardware , < http://www.tomshardware.com/news/intel-knights-corner-mic-co-processor,14002. html > . Consultat la 16 noiembrie 2011.
- ↑ Sylvie Barak (16 noiembrie 2011), Intel dezvăluie 1 TFLOP/s Knights Corner , EE Times , < http://www.eetimes.com/electronics-news/4230654/Intel-unveils-1-TFLOP-s-Knight- s-Colț > . Preluat la 16 noiembrie 2011. Arhivat la 25 octombrie 2012 la Wayback Machine
- ↑ James Reinders (5 iunie 2012), Knights Corner: Open source software stack , Intel , < http://software.intel.com/en-us/blogs/2012/06/05/knights-corner-open-source- software-stack > Arhivat 10 iunie 2012 la Wayback Machine
- ↑ Merritt, Rick (8 iunie 2012), Cray va folosi Intel MIC, marca Xeon Phi , < http://www.eetimes.com/electronics-news/4375500/Cray-will-use-Intel-MIC--branded- Xeon-Phi > Arhivat 22 iunie 2012 la Wayback Machine
- ↑ Latif, Lawrence (19 iunie 2012), Cray va sprijini Intel Xeon Phi în clustere Cascade , < http://www.theinquirer.net/inquirer/news/2184891/cray-support-intels-xeon-phi-cascade-clusters > Arhivat 22 iunie 2012 la Wayback Machine
- ↑ Prickett Morgan, Timothy (18 iunie 2012), Intel plesnește marca Xeon Phi pe coprocesoarele MIC , < https://www.theregister.co.uk/2012/06/18/intel_mic_xeon_phi_cray/ > Arhivat la 16 octombrie 2017 la Wayback machine
- ↑ Intel Corporation (18 iunie 2012), Cele mai recente procesoare Intel(R) Xeon(R) Familia de produse E5 atinge cea mai rapidă adoptare a noii tehnologii pe lista Top500 , < http://www.marketwatch.com/story/latest-intelr-xeonr -processors-e5-product-family-achieves-fastest-adoption-of-new-technology-on-top500-list-2012-06-18 > Arhivat 20 iunie 2012 la Wayback Machine
- ↑ IntelPR. Intel alimentează cel mai rapid supercomputer din lume, dezvăluie noi și viitoare tehnologii de calcul de înaltă performanță . Intel Newsroom (17 iunie 2013). Consultat la 21 iunie 2013. Arhivat din original pe 22 iunie 2013. (nedefinit)
- ↑ Intel dezvăluie CPU Knights Landing x86 cu 72 de nuclee pentru supercomputing exascale | extremetech . Data accesului: 28 noiembrie 2013. Arhivat din original pe 28 noiembrie 2013. (nedefinit)
- ↑ 1 2 Supercomputing Conference '15: detalii despre Intel Knight's Landing . 3DNews (24 noiembrie 2015). Consultat la 24 noiembrie 2015. Arhivat din original la 25 noiembrie 2015. (nedefinit)
- ↑ În interiorul viitorului „Knights Landing” Xeon Phi Systems . Preluat la 3 decembrie 2015. Arhivat din original la 8 decembrie 2015. (nedefinit)
- ↑ Intel Stacks Knights Landing Chips-uri lângă Xeons . Preluat la 3 decembrie 2015. Arhivat din original la 8 decembrie 2015. (nedefinit)
- ↑ Intel anunță Knight's Mill: A Xeon Phi for Deep Learning , Anandtech (17 august 2016). Arhivat din original pe 18 august 2016. Preluat la 17 august 2016.
- ↑ Intel listează Knights Mill Xeon Phi pe ARK: Până la 72 de nuclee la 320 W cu QFMA și VNNI , Anandtech (19 decembrie 2017). Arhivat din original pe 22 decembrie 2017. Preluat la 19 decembrie 2017.
- ↑ Radek . Chip Shot: Intel numește tehnologia pentru a revoluționa viitorul HPC - Familia de produse Intel® Xeon® Phi™ , Intel (18 iunie 2012). Arhivat din original pe 21 iunie 2012. Preluat la 12 decembrie 2012.
- ↑ Raj Hazra . Coprocesoarele Intel® Xeon® Phi™ accelerează ritmul descoperirii și inovației , Intel (18 iunie 2012). Arhivat din original pe 29 octombrie 2012. Preluat la 12 decembrie 2012.
- ↑ Rick Merritt . Cray va folosi Intel MIC, marca Xeon Phi , EETimes (18 iunie 2012). Arhivat din original pe 22 iunie 2012. Preluat la 12 decembrie 2012.
- ↑ Terrence O'Brien . Intel își botează produsele „Many Integrated Core” Xeon Phi, eyes exascale jalon , Engadget (18 iunie 2012). Arhivat din original pe 26 decembrie 2012. Preluat la 12 decembrie 2012.
- ↑ Jeffrey Burt . Intel îmbracă marca Xeon Phi în jurul coprocesoarelor MIC , EWeek (18 iunie 2012). Preluat la 12 decembrie 2012.
- ↑ 12 Johan De Gelas . Xeon Phi de la Intel în supercomputer cu 10 petaflopi , AnandTech (11 septembrie 2012). Arhivat din original pe 25 noiembrie 2012. Preluat la 12 decembrie 2012.
- ↑ New Book Offers Insight into Coding for Intel Xeon Phi Arhivat 15 aprilie 2013 la Wayback Machine // InsideHPC, 3/29/2013: „...the Stampede supercomputer at the Texas Advanced Computing Center din Austin. Stampede se află în prezent pe locul șapte în TOP500, cu peste 6400 de coprocesoare Intel Xeon Phi.”
- ↑ 1 2 3 4 5 IntelPR . Intel oferă o nouă arhitectură pentru descoperire cu coprocesoare Intel® Xeon Phi™ , Intel (12 noiembrie 2012). Arhivat din original la 30 noiembrie 2012. Preluat la 12 decembrie 2012.
- ↑ 1 2 3 4 5 Agam Shah . Intel livrează procesor Xeon Phi cu 60 de nuclee , Computerworld (12 noiembrie 2012). Arhivat din original pe 12 martie 2013. Preluat la 12 decembrie 2012.
- ↑ 1 2 3 4 5 Johan De Gelas . Xeon Phi la lucru la TACC , AnandTech (14 noiembrie 2012). Arhivat din original pe 12 decembrie 2012. Preluat la 12 decembrie 2012.
- ↑ Intel Xeon Phi: Carduri Intel în supercomputerul TACC , THG (4 decembrie 2012). Arhivat din original pe 13 decembrie 2013. Preluat la 13 decembrie 2013.
- ↑ Nikhil Rao. Driver de coprocesor Intel® MIC x100 - la frontierele Linux și HPC (engleză) (link indisponibil) . LinuxCon 2013. Preluat la 25 decembrie 2013. Arhivat din original pe 29 decembrie 2013.
- ↑ Rick Merritt (20 iunie 2011), OEM-urile arată sisteme cu cipuri Intel MIC , EE Times , < http://www.eetimes.com/electronics-news/4217092/OEMs-show-systems-with-Intel-MIC-chips > Arhivat pe 5 octombrie 2012 la Wayback Machine
- ↑ News Fact Sheet: Intel Many Integrated Core (Intel MIC) Architecture ISC'11 Demos and Performance Description , Intel , 20 iunie 2011 , < http://newsroom.intel.com/servlet/JiveServlet/download/2152-4-5220 /ISC_Intel_MIC_factsheet.pdf > . Preluat la 22 iunie 2012. Arhivat la 24 martie 2012 la Wayback Machine
- ↑ Tesla vs. Xeon Phi vs. Radeon. A Compiler Writer's Perspective Arhivat 26 decembrie 2013 la Wayback Machine // The Portland Group (PGI), CUG 2013 Proceedings
- ↑ Descrierea setului de instrucțiuni Intel MIC . Consultat la 22 iunie 2012. Arhivat din original pe 20 iunie 2012. (nedefinit)
- ↑ Coprocesoarele Intel Xeon Phi au fost prezentate oficial Arhivat 19 aprilie 2017. // IXBT
- ↑ Jon Stokes. Intel renunță la planurile de procesoare de supercomputing cu 50 de nuclee . Ars Technica (20 iunie 2011). Arhivat din original pe 26 septembrie 2012. (nedefinit)
Link -uri
- Suport pentru Xeon Phi , Intel
- Multe arhitecturi Integrated Core (MIC) - pe site-ul oficial al Intel . (Engleză)
- Hazra, Raj (18 iunie 2012), coprocesoarele Intel® Xeon® Phi™ accelerează ritmul descoperirii și inovației , < http://blogs.intel.com/technology/2012/06/intel-xeon-phi-coprocessors-accelerate -descoperire-și-inovare/ >
- Sfârșitul lui XEON PHI - ESTE XEON ȘI POATE GPUS DE AICI , 2018-07-27 (engleză)
- Intel Xeon Phi: carduri Intel în supercomputerul TACC // THG , 2012-12-04
- Intel dezvăluie detalii despre viitorul Xeon Phi: nu coprocesoare, ci CPU //, 2013
- Intel a introdus coprocesoarele noii generații Xeon Phi Knights Landing // , 2014
- Arhitectura Intel Xeon Phi
- Nouă strategie: Intel abandonează producția de 10 nm a Knights Hill // hardwareluxx.ru, 2017
procesoare Intel |
---|
Real | 64 de biți ( x86-64/EM64T ) |
- Atom (după 2014)
- Celeron
- Pentium
- Miez
- xeon
- E3, E5, E7, D, W, X, L, E, PLATINA, AUR, ARGINT, BRONZ
|
---|
|
---|
Nu se mai produce | |
---|
Liste |
|
---|
|
|